پایان نامه > کتابخانه مرکزی دانشگاه صنعتی شاهرود > مهندسی برق > مقطع کارشناسی ارشد > سال 1403
پدیدآورندگان:
جواد مستوفی شرق [پدیدآور اصلی]، عماد ابراهیمی[استاد راهنما]
چکیده: اگرچه امروزه نوسان‌سازهای کنترل‌شونده با ولتاژ LC به دلیل نویزفاز کم، در کاربردهای کم‌نویز مورد توجه زیادی می‌باشند ولی میزان نویزفاز این نوسان‌سازها در طول بازه‌ی تنظیمشان تغییر می‌کند که این امر سبب افزایش حداکثر نویزفاز و افت عملکرد نوسان‌ساز می‌شود. به صورت کلی در بسیاری از موارد گزارش شده، حتی برای نوسان‌سازهای LC ای با بازه‌های تنظیم پایین (کمتر از %15)، که مشکل تخریب نویزفاز در طول بازه‌ی تنظیم به طرز قابل ملاحظه‌ای کمتر است، به ازای هر %3 تغییر بازه‌ی تنظیم فرکانس، نویزفاز حدود dB/Hz 1 افت پیدا می کند. ساختار ارائه شده در این پژوهش یک نوسان‌ساز LC مکمل بوده که رفتار دنباله‌ی آن مشابه با نوسان‌سازهای کلاس C، در نقاط عبور از صفر سیگنال خروجی، جریان‌دهی بالاتری دارد. این موضوع سبب شده تا به صورت کاملاً خودکار با تغییر فرکانس، جریان‌دهی نوسان‌ساز مجدداً به گونه‎ای تنظیم شود که تغییرات نویزفاز خروجی، در طول بازه‌ی تنظیم فرکانس کاهش یابد. علاوه‌بر ساختار دنباله‌ی پیشنهادی، با توجه به نویزفاز خروجی در طول بازه‌ی تنظیم فرکانس، با اعمال بایاس مناسب به زوج‌های اتصال ضربدری، توانستیم با کاهش تغییرات نویزفاز در آفست MHz 1 برای بازه‌ی تنظیمی در حدود %30 به کمتر از dBc/Hz 1، به نویزفازی کمتر ازdBc/Hz 6/136- در تمام بازه‌ی تنظیم دست پیدا کنیم، این در حالیست که متوسط ضریب شایستگی طرح پیشنهادی بهتر از dBc/Hz2/189- است. قابل ذکر است تمام مدارهای پیشنهادی به کمک نرم‌افزار کیدنس در فن‌آوری 0.18µm CMOS TSMC پیاده‌سازی و شبیه‌سازی شده است.
کلید واژه ها (نمایه ها):
#نوسان‌ساز #VCO #DCO #DVCO #نویزفاز #جبران‌سازی نویز
محل نگهداری: کتابخانه مرکزی دانشگاه صنعتی شاهرود
یادداشت: حقوق مادی و معنوی متعلق به دانشگاه صنعتی شاهرود می باشد.
تعداد بازدید کننده:
پایان نامه های مرتبط (بر اساس کلیدواژه ها)